แจ้งเตือนฉันเมื่อมีสินค้าในสต็อก
| จำนวน | ราคา (ราคาสินค้าไม่รวม vat) |
|---|---|
| 1+ | THB12.990 |
| 10+ | THB9.000 |
| 100+ | THB6.960 |
| 500+ | THB6.110 |
| 1000+ | THB5.560 |
| 5000+ | THB5.310 |
| 10000+ | THB5.180 |
ข้อมูลผลิตภัณฑ์
ภาพรวมของผลิตภัณฑ์
The SN74LVC125ADR is a Quadruple Bus Buffer Gate, designed for 1.65 to 3.6V VCC operation. The SN74LVC125ADR device features independent line drivers with 3-state outputs. Each output is disabled when the associated output-enable (OE) input is high. To ensure the high-impedance state during power up or power down, OE should be tied to VCC through a pull-up resistor, the minimum value of the resistor is determined by the current-sinking capability of the driver. Inputs can be driven from either 3.3 or 5V devices. This feature allows the use of this device as a translator in a mixed 3.3/5V system environment. ESD protection exceeds JESD 22, 2000V human-body model, 200V machine model and 1000V charged-device model.
- 3-state Outputs
- Separate OE for all 4 buffers
- Inputs accept voltages to 5.5V
- Maximum TPD of 4.8ns at 3.3V
- <lt/>0.8V at VCC = 3.3V, TA = 25°C Typical VOLP (output ground bounce)
- <gt/>2V at VCC = 3.3V, TA = 25°C Typical VOHV (output VOH undershoot)
- Latch-up performance exceeds 250mA per JESD 17
- Green product and no Sb/Br
การใช้งาน
Communications & Networking, Wireless, Imaging, Video & Vision, Microwave, Power Management, Signal Processing
คำเตือน
Device has limited built-in ESD protection. The leads should be shorted together or the device placed in conductive foam during storage or handling to prevent electrostatic damage to the MOS gates.
ข้อมูลจำเพาะทางเทคนิค
Buffer, Non Inverting
SOIC
14Pins
3.6V
74125
125°C
-
74LVC125
SOIC
1.65V
74LVC
-40°C
-
เอกสารทางเทคนิค (1)
ตัวเลือกสำหรับ SN74LVC125ADR
พบผลิตภัณฑ์จำนวน1
กฎหมายและปัจจัยแวดล้อม
ประเทศสุดท้ายที่ดำเนินกระบวนการผลิตที่สำคัญประเทศต้นกำเนิด:Malaysia
ประเทศสุดท้ายที่ดำเนินกระบวนการผลิตที่สำคัญ
RoHS
RoHS
หนังสือรับรองมาตรฐานของผลิตภัณฑ์